Maîtrise des bus

Auteur: Laura McKinney
Date De Création: 9 Avril 2021
Date De Mise À Jour: 24 Juin 2024
Anonim
Maîtrise des bus - La Technologie
Maîtrise des bus - La Technologie

Contenu

Définition - Qu'est-ce que la maîtrise du bus?

La maîtrise du bus est une fonctionnalité de l'architecture du bus qui permet à un bus de contrôle de communiquer directement avec d'autres composants sans avoir à passer par la CPU. Les architectures de bus les plus récentes, telles que l’interconnexion de composants périphériques (PCI), soutien à la maîtrise du bus.

La maîtrise du bus augmente le taux de transfert des données des systèmes d'exploitation, préserve les ressources système et améliore les performances et le temps de réponse.


Introduction à Microsoft Azure et au nuage Microsoft | Tout au long de ce guide, vous apprendrez ce qu'est le cloud computing et comment Microsoft Azure peut vous aider à migrer et à exploiter votre entreprise à partir du cloud.

Techopedia explique la maîtrise du bus

La maîtrise du bus permet à un bus de contrôle d'accéder à la RAM indépendamment de la CPU. Il est conçu pour permettre le transfert de données entre un composant périphérique et la RAM, tandis que la CPU assume d'autres responsabilités.

La plate-forme maître du bus se trouve le plus souvent dans des dispositifs d'entrée / sortie (I / O) distincts ou dans un microprocesseur. Il dirige le trafic sur un chemin d'E / S ou un bus d'ordinateur. Le maître du bus est le «maître» et contrôle les voies de bus qui contiennent les signaux de transmission et l'adresse. Les périphériques d’entrée et de sortie (E / S) d’un bus sont les «esclaves».

Si un ordinateur contient plusieurs composants prenant en charge la maîtrise du bus, une structure hiérarchique doit être mise en place pour empêcher plusieurs composants d’essayer d’utiliser le bus en même temps. Il existe plusieurs structures telles que:


  • SCSI (Small Computer System Interface): Transfère des données entre l’ordinateur et les périphériques. Inclut une priorité permanente pour chaque ID SCSI
  • Interface périphérique série (SPI): fonctionne en mode duplex intégral (dans les deux sens) en utilisant une architecture maître / esclave. Le dispositif maître lance la trame de données, qui comprend la synchronisation de trame.
  • Circuit inter-intégré (I2C) Interface: possède une architecture de bus série bidirectionnelle contenant les bits d’arrêt et de départ s, qui contrôlent le transfert des données.